Seu carrinho
Já não existe nenhum item no seu carrinho
- Esgotado
Circuito Integrado Goldstar GD74LS280 9-Bit Parity Generator/Checker
Goldstar
339-GD74LS280
Esgotado
2,24 €
Com IVA
Circuito integrado TTL Goldstar GD74LS280, um gerador/verificador de paridade de 9 bits. Funciona a 5V e possui uma caixa DIP14. Embalagem com 25 unidades.
* 9-Bit Parity Generator/Checker
* Família TTL
* Tensão de Alimentação: 5V
* Caixa: DIP-14
* Quantidade por embalagem: 25
* 9-Bit Parity Generator/Checker
* Família TTL
* Tensão de Alimentação: 5V
* Caixa: DIP-14
* Quantidade por embalagem: 25
O circuito integrado Goldstar GD74LS280 é um gerador/verificador de paridade de 9 bits, pertencente à família TTL (Transistor-Transistor Logic). Este componente é essencial em aplicações que exigem verificação de integridade de dados, assegurando a detecção de erros durante a transmissão ou armazenamento de informações. O circuito opera com uma tensão de alimentação de 5V, e possui uma caixa DIP-14, facilitando a integração em placas de circuito impresso.
A sua função principal é gerar ou verificar a paridade de 9 bits de dados. Em modo gerador, ele calcula o bit de paridade necessário para garantir que o número total de bits '1' seja par (paridade par) ou ímpar (paridade ímpar). Em modo verificador, ele compara o bit de paridade recebido com o calculado, sinalizando a presença de erros. A sua construção robusta e a utilização de tecnologia TTL garantem um funcionamento estável e confiável, mesmo em condições operacionais exigentes.
Este circuito integrado é fornecido em embalagens com 25 unidades, tornando-se uma opção custo-eficaz para projetos que utilizam vários destes componentes. A sua utilização permite a implementação de sistemas de comunicação mais seguros e robustos, reduzindo a possibilidade de perda de dados devido a erros de transmissão.
A sua função principal é gerar ou verificar a paridade de 9 bits de dados. Em modo gerador, ele calcula o bit de paridade necessário para garantir que o número total de bits '1' seja par (paridade par) ou ímpar (paridade ímpar). Em modo verificador, ele compara o bit de paridade recebido com o calculado, sinalizando a presença de erros. A sua construção robusta e a utilização de tecnologia TTL garantem um funcionamento estável e confiável, mesmo em condições operacionais exigentes.
Este circuito integrado é fornecido em embalagens com 25 unidades, tornando-se uma opção custo-eficaz para projetos que utilizam vários destes componentes. A sua utilização permite a implementação de sistemas de comunicação mais seguros e robustos, reduzindo a possibilidade de perda de dados devido a erros de transmissão.
No reviews